芯片测试行业,有时候需要将DUT的芯片封装导出,对于有些引脚排列不规则的芯片,使用AD的smart insert功能,批量导入pad的坐标,并自动放置,将会带来极大的便捷。如果使用allegro,只能手动一个一个去放置pad,如果有数百个pad,十分耗费时间。PS:如果大家有使用2s(Skill,Script)快捷方法的,也不妨分享出来。
AD导入pad的唯一需求就是pad点的坐标。因此对于所有的PCB EDA软件来说,导出pad坐标就是一个很重要的功能了。当然有时候如果客户只给了gerber,从gerber里面导出坐标就不太现实了,除非给出的gerber是类似ODB++的格式,含有网表和坐标。顺便分享一下allegro导出ODB++需要一个插件ODB inside,网上资源比较有限,这里分享一个从EDA365找到的资源:
链接: https://pan.baidu.com/s/1ps7F2_B6xNEm4v2nSkRokQ 提取码: 8nyv
这里以TI的ARM处理器AM623评估板为例,导出主控芯片的pad点的坐标和网络。如框图所示,这种一般都是BGA封装的,有很多引脚。
AD导入pad的唯一需求就是pad点的坐标。因此对于所有的PCB EDA软件来说,导出pad坐标就是一个很重要的功能了。当然有时候如果客户只给了gerber,从gerber里面导出坐标就不太现实了,除非给出的gerber是类似ODB++的格式,含有网表和坐标。顺便分享一下allegro导出ODB++需要一个插件ODB inside,网上资源比较有限,这里分享一个从EDA365找到的资源:
链接: https://pan.baidu.com/s/1ps7F2_B6xNEm4v2nSkRokQ 提取码: 8nyv
这里以TI的ARM处理器AM623评估板为例,导出主控芯片的pad点的坐标和网络。如框图所示,这种一般都是BGA封装的,有很多引脚。
首先打开.brd文件,然后选择Tools-Reports,下拉选择并双击Symbol Pin Report,最后点击Generate Report即可。
在弹出的页面即可找到,SOC的元件编号U12对应的pad点的坐标和网络。
Allegro导出ODB++就十分简单了,直接在Export里面选择ODB++就可以了。另外,由于TP点往往只有一个pad,因此对于TP点的坐标,在SMT坐标文件里面也可获取到。
将这些坐标文件批量导入AD,快速制作原理图和PCB封装,此处不表,这个是另外一个话题了。